Facebook   Twitter
Solutions & Products
Vendors
Education Center
Consulting & Services
Technical Support
Events & News
Events
News
Partner Network
Company
Trias Romania
 
 
Home Events & News Events

  • FPGA-Kongress 2017

    • 11. - 13. Juli 2017
      NH Hotel München-Dornach

    FPGA-Technologien haben einen wahren Evolutionssprung vollbracht, was neue Denkansätze und Lösungen von Hardware- als auch Software-Entwicklern erfordert.

    Der FPGA-Kongress greift diesen Fortschritt herstellerübergreifend auf – und fokussiert auf anwendergerechte Lösungen, die Sie schnell in Ihren eigenen Entwicklungs-Alltag integrieren können.

    Profitieren Sie vom FPGA-Wissen der 50 hochkarätigen internationalen Referenten in insgesamt 8 Themenschwerpunkten mit über 110 Fachvorträgen und Hands-On- Tutorials inklusive Test-Entwicklung an gestellten Boards und Rechnern.

    Auszug aus dem Konferenzprogramm:

    • Tag 1: 11.07.2017 um 16:30h

      Mentor Graphics, Stefan Bauer:
      "Staying competitive with modern verification methodologies"

    • Tag 1: 11.07.2017 um 17:15h

      Bitvis, Espen Tallaksen:
      "Making an advanced Bus-Functional Model (BFM) from scratch."

    • Tag 2: 12.07.2017 um 09:00h

      Bitvis, Espen Tallaksen:
      "UVVM in a nutshell – An introduction to making good VHDL testbenches" – PART 1

    • Tag 2: 12.07.2017 um 11:15h

      Bitvis, Espen Tallaksen:
      "UVVM in a nutshell – An introduction to making good VHDL testbenches" – PART 2

    • Tag 3: 13.07.2017 um 09:00h

      TRIAS, Hans-Jürgen Schwender: "Funktionale Sicherheit: FPGA Design Flow für sicherheitskritische Anwendungen"


    TRIAS wird dort zusätzlich an den Kongresstagen 11. und 12. Juli 2017 als Aussteller vertreten sein. Wir freuen uns auf interessante Gespräche auf unserem Ausstellungsstand, zum Beispiel zu den Themen:

    • Mentor, A SIEMENS business: Vision 2020

    • Functional Safety: FPGA Design Flow für sicherheitskritische Anwendungen (EN 61508 / DO-254 / ISO 26262 / EN 50126)

    • UVM Framework: Leichter Einstieg in UVM für FPGA Designer

    Mehr Informationen

    Anmeldung
 
nach oben